出版時間:2012-2 出版社:高等教育出版社 作者:何建新,高勝東 編 頁數(shù):351
內(nèi)容概要
《工程教育系列教材·教育部CDIO工程教育試點教材:數(shù)字邏輯設計基礎》系統(tǒng)介紹了數(shù)字邏輯電路的基本概念和基本原理,介紹了傳統(tǒng)數(shù)字電路的分析、設計方法和現(xiàn)代數(shù)字系統(tǒng)設計方法,介紹了硬件描述語言VHDL及EDA軟件在數(shù)字邏輯電路設計和數(shù)字系統(tǒng)設計方面的應用。書中給出了大量典型的例題和工程應用實例。全書共13章,內(nèi)容主要包括:數(shù)字邏輯基礎、VHDL、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電.路、脈沖產(chǎn)生與整形電路、半導體存儲器、數(shù)模和模數(shù)轉(zhuǎn)換器、可編程邏輯器件及其應用、數(shù)字系統(tǒng)設計基礎等?! 豆こ探逃盗薪滩摹そ逃緾DIO工程教育試點教材:數(shù)字邏輯設計基礎》可作為電子信息類、自動化類、計算機類等有關(guān)專業(yè)的本科生教材或教學參考書,也可供有關(guān)專業(yè)的工程技術(shù)人員參考。
書籍目錄
第1章 概述1.1 數(shù)字邏輯電路的發(fā)展簡史1.2 模擬與數(shù)字1.2.1 模擬信號和數(shù)字信號1.2.2 模擬電路和數(shù)字電路1.2.3 數(shù)字系統(tǒng)1.3 典型數(shù)字系統(tǒng)實例——8位模型計算機1.3.1 8位模型計算機系統(tǒng)功能1.3.2 8位模型計算機各功能部件簡介本章小結(jié)習題第2章 數(shù)制和碼制2.1 幾種常用的數(shù)制2.1.1 數(shù)制2.1.2 常見的四種數(shù)制2.1.3 不同進制數(shù)的相互轉(zhuǎn)換2.2 編碼2.2.1 二一十進制碼2.2.2 格雷碼2.2.3 奇偶校驗碼2.3 原碼、補碼和反碼2.3.1 原碼2.3.2 反碼2.3.3 補碼本章小結(jié)習題第3章 邏輯代數(shù)基礎3.1 邏輯代數(shù)中的基本運算3.1.1 三種基本運算3.1.2 復合運算3.2 邏輯代數(shù)的基本定律和常用公式3.2.1 邏輯代數(shù)的基本定律3.2.2 邏輯代數(shù)的常用公式3.3 邏輯函數(shù)3.3.1 邏輯函數(shù)的定義3.3.2 邏輯函數(shù)的約束條件3.4 邏輯函數(shù)的表示3.4.1 真值表3.4.2 邏輯代數(shù)式3.4.3 邏輯圖表示3.4.4 卡諾圖表示3.5 邏輯代數(shù)的三個規(guī)則3.6 邏輯函數(shù)的化簡方法3.6.1 化簡邏輯函數(shù)的意義3.6.2 公式化簡法3.6.3 卡諾圖化簡法本章小結(jié)習題第4章 VHDL4.1 VHDL概述4.2 VHDL的基本結(jié)構(gòu)4.2.1 VHDL程序的基本結(jié)構(gòu)與程序設計舉例4.2.2 實體4.2.3 結(jié)構(gòu)體4.2.4 庫、程序包及其他4.3 VHDL要素4.3.1 VHDL文字規(guī)則4.3.2 VHDL數(shù)據(jù)對象4.3.3 VHDL數(shù)據(jù)類型4.3.4 VHDL操作符4.4 VHDL基本語句4.4.1 VHDL順序語句4.4.2 VHDL并行語句4.5 VHDL描述風格4.5.1 行為描述4.5.2 數(shù)據(jù)流描述4.5.3 結(jié)構(gòu)描述本章小結(jié)習題第5章 邏輯門電路5.1 基本邏輯門電路5.1.1 二極管、晶體管和場效應管的開關(guān)特性5.1.2 二極管門電路5.1.3 晶體管非門電路5.2 TTL集成邏輯門電路5.2.1 TTL與非門的基本結(jié)構(gòu)和工作原理5.2.2 TTL門電路的性能參數(shù)5.2.3 TTL非門、或非門和與或非門5.2.4 TTL集電極開路門和三態(tài)門5.2.5 TTL數(shù)字集成電路的各種系列5.2.6 TTL數(shù)字集成電路使用中的注意事項5.3 CMOS門電路5.3.1 CMOS反相器5.3.2 CMOS傳輸門5.3.3 漏極輸出和三態(tài)輸出的CMOS門電路5.3.4 CMOS數(shù)字集成電路的各種系列5.3.5 CMOS邏輯門使用中的注意事項5.4 TTL與CMOS電路接口原則5.4.1 TTL電路驅(qū)動CMOS電路5.4.2 CMOS電路驅(qū)動TTL電路5.5 其他類型邏輯門電路5.5.1 ECL門電路5.5.2 I2L門電路本章小結(jié)習題第6章 組合邏輯電路6.1 組合邏輯電路的特點及功能描述6.2 采用SSI的組合邏輯電路的分析與設計6.2.1 采用SSI的組合邏輯電路的分析6.2.2 采用SSI的組合邏輯電路的設計6.3 常用的MSI組合邏輯電路6.3.1 加法器6.3.2 譯碼器6.3.3 編碼器6.3.4 數(shù)據(jù)分配器6.3.5 數(shù)據(jù)選擇器6.3.6 數(shù)值比較器6.3.7 奇偶校驗電路6.4 采用MSI的組合邏輯電路的分析與設計6.4.1 采用MSI的組合邏輯電路的設計6.4.2 采用:MSI的組合邏輯電路的分析6.5 組合邏輯電路的競爭-冒險6.5.1 競爭-冒險產(chǎn)生的原因6.5.2 消除冒險現(xiàn)象的方法本章小結(jié)習題第7章 集成觸發(fā)器7.1 基本RS觸發(fā)器……第8章 時序邏輯電路第9章 脈沖產(chǎn)生與整形電路第10章 半導體存儲器第11章 數(shù)模和模數(shù)轉(zhuǎn)換器第12章 可編程邏輯器件及其應用第13章 數(shù)字系統(tǒng)設計基礎參考文獻
圖書封面
評論、評分、閱讀與下載