出版時間:2008-1 出版社:高等教育 作者:周良權 頁數(shù):275
內容概要
《數(shù)字電子技術基礎》第一版在1999年曾榮獲教育部科學技術進步三等獎。本次修訂是在第二版教材基礎上,根據(jù)高等教育出版社2006年召開的高職高專電類基礎課“ 十一五”國家級規(guī)劃教材編寫會文件《專業(yè)基礎課“十一五”規(guī)劃教材建設的思考》中提出的“以技能培養(yǎng)為核心、落實應用”的精神進行修訂。 《數(shù)字電子技術基礎》力求體現(xiàn)“知識的應用點緊密結合生產(chǎn)實際,并及時跟蹤先進技術” 這一高職高專教材特色?! ∪珪鴥热萦校簲?shù)字電路基礎、集成邏輯門電路、組合邏輯電路、集成觸發(fā)器、時序邏輯電路、脈沖波形發(fā)生器與整形電路、數(shù)/模和模/數(shù)轉換器、半導體存儲器和可編程邏輯器件、數(shù)字電路讀圖練習等。 《數(shù)字電子技術基礎》可作為高等職業(yè)學校、高等??茖W校、成人高等學校及本科院校舉辦的二級職業(yè)技術學校和民辦學校的電氣電子、信息自動化、機電一體化等專業(yè)的教材,也可供從事電子技術的工程技術人員學習參考。
書籍目錄
第1章 數(shù)字電路基礎1.1 概述1.1.1 數(shù)字信號和數(shù)字電路1.1.2 數(shù)字電路的特點1.1.3 數(shù)字電路的分類1.1.4 數(shù)字電路的應用1.2 幾種常用的數(shù)制和碼制1.2.1 數(shù)制1.2.2 碼制1.3 邏輯函數(shù)中三種最基本的邏輯運算1.3.1 邏輯函數(shù)和邏輯變量1.3.2 三種基本邏輯關系及其表示方法1.4 復合邏輯函數(shù)1.5 邏輯函數(shù)的幾種表示方法及其相互轉換1.5.1 已知真值表求邏輯表達式和邏輯圖1.5.2 已知邏輯函數(shù)式求真值表和邏輯圖1.5.3 已知邏輯圖求邏輯函數(shù)式和真值表1.6 邏輯代數(shù)1.6.1 基本公式、定律和常用規(guī)則1.6.2 邏輯函數(shù)的代數(shù)化簡法1.7 邏輯函數(shù)的卡諾圖化簡法1.7.1 邏輯函數(shù)的最小項及最小項表達式1.7.2 邏輯函數(shù)的卡諾圖表示法1.7.3 用卡諾圖化簡邏輯函數(shù)1.7.4 具有無關項的邏輯函數(shù)及其化簡1.8 關于正邏輯和負邏輯的規(guī)定及其轉換本章小結自我檢驗題思考題與習題第2章 集成邏輯門電路2.1 分立元件邏輯門電路2.1.1 二極管門電路2.1.2 三極管門電路2.2 CMOS集成邏輯門2.2.1 CMOS反相器的工作原理2.2.2 CMOS反相器的特性和主要參數(shù)2.2.3 其它類型的CMOS邏輯門2.2.4 各種CMOS系列的數(shù)字集成電路2.2.5 CMOS電路的正確使用2.3 TTL集成邏輯門2.3.1 TTL與非門的工作原理2.3.2 其它類型的TTL門電路2.3.3 各種系列的TTL門電路及其性能比較2.3.4 TTL與非門的外特性及其主要參數(shù)2.3.5 雙極型集成邏輯門電路使用中的幾個實際問題2.4 不同類型門電路的接口2.5 門電路應用舉例本章小結自我檢驗題思考題與習題第3章 組合邏輯電路3.1 概述3.2 組合邏輯電路的分析3.3 組合邏輯電路的設計3.3.1 組合邏輯電路的設計步驟3.3.2 組合邏輯電路設計舉例3.4 常用的組合邏輯電路3.4.1 編碼器3.4.2 譯碼器3.4.3 多位加法器3.4.4 數(shù)值比較器3.4.5 數(shù)據(jù)選擇器3.5 組合邏輯電路中的競爭一冒險現(xiàn)象3.5.1 什么是競爭一冒險現(xiàn)象3.5.2 競爭一冒險的識別方法3.5.3 消除競爭一冒險的方法本章小結自我檢驗題思考題與習題第4章 集成觸發(fā)器4.1 基本RS觸發(fā)器4.2 同步觸發(fā)器4.2.1 同步RS觸發(fā)器4.2.2 同步D觸發(fā)器4.3 時鐘脈沖邊沿觸發(fā)的觸發(fā)器4.3.1 主從型4.3.2 下降沿觸發(fā)的脹觸發(fā)器4.4 T觸發(fā)器和T’觸發(fā)器4.5 觸發(fā)器應用舉例本章小結自我檢驗題思考題與習題第5章 時序邏輯電路5.1 概述5.2 同步時序邏輯電路的分析方法5.3 寄存器和移位寄存器5.3.1 寄存器5.3.2 移位寄存器5.4 計數(shù)器5.4.1 異步計數(shù)器5.4.2 同步計數(shù)器5.4.3 N進制計數(shù)器5.5 時序邏輯電路應用舉例本章小結自我檢驗題思考題與習題第6章 脈沖波形發(fā)生器與整形電路6.1 555定時器及其應用6.1.1 555定時器的結構及工作原理6.1.2 用555定時器組成單穩(wěn)態(tài)觸發(fā)器電路6.1.3 用555定時器組成施密特觸發(fā)器6.1.4 用555定時器組成多諧振蕩器6.2 集成和其它單穩(wěn)態(tài)觸發(fā)器6.2.1 微分型單穩(wěn)態(tài)觸發(fā)器6.2.2 集成單穩(wěn)態(tài)觸發(fā)器6.3 集成施密特觸發(fā)器6.4 其它多諧振蕩器電路6.4.1 用CMOS反相器組成的多諧振蕩器6.4.2 石英晶體多諧振蕩器6.5 脈沖產(chǎn)生與整形電路的應用本章小結自我檢驗題思考題與習題第7章 數(shù)/模和模/數(shù)轉換器7.1 概述7.2 D/A轉換器7.2.1 R-2R倒T形電阻網(wǎng)絡DAC基本原理7.2.2 集成D/A轉換器AD7520電路結構和應用7.2.3 D/A轉換器的主要技術指標7.3 A/D轉換器7.3.1 采樣、保持和量化及編碼7.3.2 V—T型雙積分式A/D轉換器7.3.3 逐次逼近型A/D轉換器7.3.4 A/D轉換器的主要技術指標7.4 D /A和A/D轉換器應用舉例7.4.1 數(shù)控電流源7.4.2 數(shù)控三角波一方波發(fā)生器7.4.3 1/3位A/D轉換器7106集成數(shù)字電壓表本章小結自我檢驗題思考題與習題第8章 半導體存儲器和可編程邏輯器件8.1 只讀存儲器(ROM)8.1.1 固定ROM8.1.2 可編程ROM(fROM)8.1.3 可擦除可編程ROM(EPROM)8.2 隨機存取存儲器(RAM)8.2.1 RAM的電路結構和工作原理8.2.2 RAM存儲容量的擴展方法8.3 可編程邏輯器件(PLD)8.3.1 PLD基本電路的結構、功能與習慣表示法8.3.2 可編程邏輯陣列(PLA)8.3.3 可編程陣列邏輯(PAL)8.3.4 通用陣列邏輯(GAL)8.3.5 在系統(tǒng)可編程邏輯器件(ISP—PLD)8.3.6 現(xiàn)場可編程門陣列(FPGA)8.3.7 在系統(tǒng)可編程通用數(shù)字開關(isp GDS)本章小結自我檢驗題思考題與習題第9章 數(shù)字電路讀圖練習9.1 讀圖的基本步驟9.2 3 1/2位數(shù)字電壓表9.3 金屬帶材厚度自動控制器本章小結附錄附錄一 ASCII編碼附錄二 常用邏輯符號對照表部分習題答案參考文獻
編輯推薦
其他版本請見:《普通高等教育“十一五”國家級規(guī)劃教材:數(shù)字電子技術基礎(第3版)》
圖書封面
評論、評分、閱讀與下載