出版時(shí)間:2009-8 出版社:科學(xué)出版社 作者:洪永強(qiáng) 頁(yè)數(shù):366
前言
近年來(lái),微型計(jì)算機(jī)發(fā)展迅速,其應(yīng)用也日益廣泛和深入,新技術(shù)層出不窮。為使本書(shū)更貼近微機(jī)系統(tǒng)的現(xiàn)實(shí),滿足教學(xué)改革深入與發(fā)展的需求。編者決定對(duì)2004年編寫(xiě)的《微機(jī)原理與接口技術(shù)》進(jìn)行修訂再版。第二版依然遵循第一版“基礎(chǔ)性強(qiáng),適應(yīng)面廣,實(shí)例豐富,內(nèi)容全面,結(jié)構(gòu)清晰,概念準(zhǔn)確,原理、技術(shù)與應(yīng)用并重”的編寫(xiě)原則。第二版仍以x86微處理器和PC系列微機(jī)為背景,系統(tǒng)全面地闡述了微型計(jì)算機(jī)的基本原理與接口技術(shù),在保留第一版經(jīng)典內(nèi)容的基礎(chǔ)上,做了一些更新。與第一版相比,第二版主要在以下方面做了調(diào)整:(1)刪除了部分內(nèi)容。刪除的內(nèi)容有些是由于篇幅所限,有些是已經(jīng)過(guò)時(shí)了。如微型計(jì)算機(jī)的發(fā)展概況、微型計(jì)算機(jī)的應(yīng)用、高檔微處理器、CRT顯示器及其接口等內(nèi)容均刪除。(2)增加了一些新的章節(jié)和新的內(nèi)容。如增加了微型計(jì)算機(jī)的運(yùn)算基礎(chǔ)、微處理器發(fā)展概述、匯編語(yǔ)言與C語(yǔ)言的接口、高速總線、16位D/A和A/D轉(zhuǎn)換器、液晶顯示器及其接口、網(wǎng)絡(luò)接人設(shè)備、典型微型計(jì)算機(jī)主板及芯片等內(nèi)容。(3)適當(dāng)調(diào)整了一些章節(jié)的結(jié)構(gòu),調(diào)整和增加了一些例題,以提高教材的可讀性;并對(duì)課后習(xí)題進(jìn)行了調(diào)整和補(bǔ)充,便于讀者學(xué)習(xí)。(4)配套電子教案,新編了與本書(shū)配套的習(xí)題解答與實(shí)驗(yàn)指導(dǎo)書(shū)。全書(shū)共分13章,其中第1、3、4、7章和附錄由王一菊編寫(xiě),楊嘉、黃文森參加了第3、4章的編寫(xiě),第2、5、6、8、9章由洪永強(qiáng)編寫(xiě),李恒庭參加了第2、6章的編寫(xiě),第10~13章由顏黃蘋(píng)編寫(xiě),薛文東參加了第13章的編寫(xiě)。洪永強(qiáng)擔(dān)任主編,并負(fù)責(zé)大綱擬定、組織編寫(xiě)及全書(shū)的統(tǒng)稿。在第二版的修訂過(guò)程中,欒婷、鄭浩哲、孟超、鄭丹等同志均為本書(shū)的插圖繪制、校對(duì)付出了辛勤的勞動(dòng),在此一并表示感謝。由于第二版是在第一版的基礎(chǔ)上修訂的,在此對(duì)參加第一版編寫(xiě)的所有人員表示感謝??茖W(xué)出版社的編輯提供了大力的支持和幫助,在此一并致以衷心的感謝。
內(nèi)容概要
本書(shū)從微型計(jì)算機(jī)應(yīng)用需求出發(fā),以Intel微處理器和IBM-PC系列微機(jī)為主要對(duì)象,系統(tǒng)闡述微機(jī)的基本組成、工作原理、接口技術(shù)及硬件連接。全書(shū)共分13章,主要內(nèi)容包括微型計(jì)算機(jī)概述、微處理器、尋址方式與指令系統(tǒng)、匯編語(yǔ)言程序設(shè)計(jì)、輸入輸出接口、存儲(chǔ)器、中斷系統(tǒng)、計(jì)數(shù)器/定時(shí)器與DMA控制器、并行接口與串行接口、總線、模擬量輸入/輸出通道接口、人機(jī)交互設(shè)備及其接口、典型微型計(jì)算機(jī)主板及芯片。 本書(shū)可作為高等院校理工科非計(jì)算機(jī)專(zhuān)業(yè)的本、專(zhuān)科教材,也可作為研究生教材或微機(jī)應(yīng)用培訓(xùn)教材,同時(shí)可供從事微機(jī)應(yīng)用與開(kāi)發(fā)的科技人員參考。
書(shū)籍目錄
第二版前言第一版前言第1章 微型計(jì)算機(jī)概述 1.1 微型計(jì)算機(jī)的基本結(jié)構(gòu) 1.2 微型計(jì)算機(jī)系統(tǒng) 1.3 微型計(jì)算機(jī)的運(yùn)算基礎(chǔ) 習(xí)題1第2章 微處理器 2.1 8086微處理器的結(jié)構(gòu) 2.2 8086的系統(tǒng)組成和總線時(shí)序 2.3 微處理器發(fā)展及其新技術(shù) 習(xí)題2第3章 尋址方式與指令系統(tǒng) 3.1 指令格式與尋址方式 3.2 8086指令系統(tǒng) 3.3 80x86與Pentium擴(kuò)充和增加的指令 習(xí)題3第4章 匯編語(yǔ)言程序設(shè)計(jì) 4.1 匯編語(yǔ)言程序格式 4.2 匯編語(yǔ)言的數(shù)據(jù)與表達(dá)式 4.3 偽指令 4.4 宏命令偽指令 4.5 程序設(shè)計(jì) 4.6 匯編語(yǔ)言與c語(yǔ)言的接口 習(xí)題4 第5章 輸入輸出接口 5.1 微機(jī)接口與接口技術(shù) 5.2 I/O端口及其編址方式 5.3 端口地址譯碼 5.4 CPU與外設(shè)之間的數(shù)據(jù)傳送方式 習(xí)題5第6章 存儲(chǔ)器 6.1 半導(dǎo)體存儲(chǔ)器的分類(lèi)和性能特點(diǎn) 6.2 隨機(jī)存取存儲(chǔ)器 6.3 只讀存儲(chǔ)器 6.4 半導(dǎo)體存儲(chǔ)器接口技術(shù) 6.5 高速緩沖存儲(chǔ)器 6.6 虛擬存儲(chǔ)器 習(xí)題6第7章 中斷系統(tǒng) 7.1 中斷的基本概念 7.2 8086的中斷系統(tǒng) 7.3 可編程中斷控制器8259A 7.4 中斷調(diào)用 習(xí)題7第8章 計(jì)數(shù)器/定時(shí)器與DMA控制器 8.1 計(jì)數(shù)器/定時(shí)器的工作原理 8.2 可編程計(jì)數(shù)器/定時(shí)器8253 8.3 DMA傳送的基本原理 8.4 DMA控制器8237A 習(xí)題8第9章 并行接口與串行接口 9.1 并行接口概述 9.2 可編程并行接口8255A 9.3 串行通信的基本概念 9.4 可編程串行接口8251A 習(xí)題9第10章 總線 10.1 總線的概念 10.2 系統(tǒng)總線 10.3 PCI局部總線與高速總線 10.4 外部總線 習(xí)題10第11章 模擬量輸入/輸出通道接口 11.1 模擬量輸入/輸出通道的組成 11.2 D/A轉(zhuǎn)換及其接口 11.3 A/D轉(zhuǎn)換及其接口 習(xí)題11第12章 人機(jī)交互設(shè)備及其接口 12.1 鍵盤(pán)及其接口 12.2 鼠標(biāo)器及其接口 12.3 液晶顯示器及其接口 12.4 打印機(jī)及其接口 12.5 網(wǎng)絡(luò)接入設(shè)備 12.6 其他人機(jī)交互技術(shù) 習(xí)題12第13章 典型微型計(jì)算機(jī)主板及芯片 13.1 微型計(jì)算機(jī)主板 13.2 主板控制芯片組 13.3 主板典型芯片 13.4 微型計(jì)算機(jī)主板接口 習(xí)題13參考文獻(xiàn)附錄1 ASCII碼字符表附錄2 8086指令系統(tǒng)表附錄3 DEBUG主要指令附錄4 DOS功能調(diào)用附錄5 BIOS功能調(diào)用
章節(jié)摘錄
版權(quán)頁(yè): 插圖: 7位行地址經(jīng)過(guò)譯碼,產(chǎn)生128條行選擇線,分別選擇128行;7位列地址經(jīng)過(guò)譯碼也產(chǎn)生128條列選擇線,分別選擇128列。 當(dāng)某一行被選中時(shí),這一行的128個(gè)基本存儲(chǔ)電路的內(nèi)容都被選通讀出到列放大器,在那里每個(gè)基本存儲(chǔ)電路的邏輯電平都被鑒別和重寫(xiě)。而列譯碼器只選通128個(gè)列放大器中的一個(gè),在定時(shí)控制發(fā)生器及寫(xiě)信號(hào)鎖存器的控制下,送至I/O電路。 值得注意的是電路的數(shù)據(jù)輸入端(Din)與數(shù)據(jù)輸出端(Dout)是分開(kāi)的,它們具有各自的鎖存器。另外,這個(gè)存儲(chǔ)芯片沒(méi)有片選信號(hào)CS,而是行地址選通信號(hào)RAS兼作片選信號(hào),在整個(gè)讀、寫(xiě)周期均處于有效狀態(tài)??刂菩盘?hào)WE用于控制讀/寫(xiě)操作,當(dāng)麗為低電平時(shí),為寫(xiě)操作;當(dāng)WE為高電平時(shí),為讀操作。 6.2.3 PC機(jī)內(nèi)存條 由于DRAM比SRAM集成度高、功耗低、單位存儲(chǔ)單元價(jià)格低,所以一般大容量存儲(chǔ)器系統(tǒng)由DRAM組成。例如目前各中、高檔PC系列微機(jī)和工作站就普遍采用DRAM組成內(nèi)存。 隨著計(jì)算機(jī)的發(fā)展,CPU速度大幅度提高,相對(duì)的CPU存取數(shù)據(jù)對(duì)象的內(nèi)存速度也需隨之提高,否則無(wú)法提高微機(jī)系統(tǒng)整體性能。因而,微機(jī)主板上使用的主要內(nèi)存已從傳統(tǒng)的DRAM發(fā)展到FPM DRAM、EDO DRAM和SDRAM等。內(nèi)存的存取速度不斷提高,而且容量不斷增加。 1.FPM DRAM(fast page mode DRAM,快速頁(yè)面模式內(nèi)存) FPM DRAM把連續(xù)的內(nèi)存塊以頁(yè)的形式來(lái)處理,即CPU所要讀取的數(shù)據(jù)是在相同的頁(yè)面內(nèi)時(shí),CPU只要送出一個(gè)行地址信號(hào),加快了CPU存取內(nèi)存數(shù)據(jù)的速度,其讀取速度為60~80ns。它將一組DRAM芯片安裝在一塊印刷板上,稱(chēng)為SIMM(single in—line memory module,單列直插式存儲(chǔ)器模塊)內(nèi)存條,印制板單面出線,有30線、72線和100線三種,數(shù)據(jù)寬度分別為8位、32位和64位。386和486主板上為30線插槽,486和586主板上為72線插槽。 2.EDO DRAM(extended data out DRAM,擴(kuò)展數(shù)據(jù)輸出內(nèi)存) EDO DRAM和FPM的基本制造技術(shù)相同,但在緩沖電路上有所差別,其在本周期的數(shù)據(jù)傳送尚未完成時(shí),可進(jìn)行下一周期的傳送,所以它的讀取速度比FPM DRAM快10%~20%,為50~60ns,常用的為72線插槽,SIMM封裝,應(yīng)用于586主板。
編輯推薦
《普通高等教育"十一五"國(guó)家級(jí)規(guī)劃教材:微機(jī)原理與接口技術(shù)(第2版)》基礎(chǔ)性強(qiáng),適應(yīng)面廣,原理、技術(shù)與應(yīng)用并重;內(nèi)容全面,實(shí)例豐富,注重軟硬件分析與設(shè)計(jì);結(jié)構(gòu)清晰,重點(diǎn)突出,便于課堂講授和自學(xué)。在內(nèi)容組織與安排、理論性、實(shí)用性和先進(jìn)性等方面頗具特色。
圖書(shū)封面
評(píng)論、評(píng)分、閱讀與下載
250萬(wàn)本中文圖書(shū)簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書(shū)網(wǎng) 手機(jī)版